>>報名網頁
Mentor, a Siemens Business 明導國際邀請您參加於2019年6月20日新竹喜來登飯店舉辦的類比混和訊號 (Analog FastSPICE - AFS) 方案研討會。
來自美國的技術團隊將與您面對面分享目前設計自動化下類比晶片設計模擬以及 RF 驗證的最新發展以及解決方案,並希望與您技術交流,為 貴公司找出改善關鍵、協助提升晶片模擬、驗證能力。此外,我們將特別介紹運用 Machine Learning 來達成 Variation aware design 以及 Library characterization 的 Solido 產品,這也是明導今年在 DAC 的精選主題之一。此技術將可大幅度的縮短 High Sigma Monte Carlo 跟 Statistical Library Characterization 的時間。
再次感謝您對明導國際的支持,誠摯邀請您撥冗參加!
時間及地點
2019年6月20日 09:00 ~ 15:45 新竹喜來登大飯店 3 樓東館宴會 I 廳
AGENDA |
09:00-10:00 | Registration / Welcome Coffee |
10:00-10:10 | Opening |
10:10-10:50
| Keynote: Machine Learning to Accelerate Electronic Design Amit Gupta» Abstract |
10:50-11:30 | Improving verification throughput of today’s complex mixed-signal ICs targeted for 5G and Automotive application with high-level model abstraction methodology Yuling Lin» Abstract |
11:30-13:00 | Lunch |
13:00-13:40 | Real number Model Methodology to Debug Boundary Scenarios using Symphony & Questa Visualizer Debug Environment Sathishkumar Balasubramanian» Abstract |
13:40-14:30 | Mentor AMS Simulators – Latest updates Yuling Lin» Abstract |
14:30-14:50 | Coffee Break |
14:50-15:30 | Solido products Update focusing on Variation designer - Delivering ML based AMS circuit verification capabilities to meet variation aware hi-sigma requirements & MLChar Characterization suite – Providing next generation library characterization & validation capabilities Amit Gupta & JianDong Ge» Abstract |
15:30-15:45 | Q&A / Closing |
15:45 - | Lucky draw |